用寄存器造句
“寄存器”的解釋
寄存器[jì cún qì] 寄存器 寄存器是中央處理器內(nèi)的組成部分。寄存器是有限存貯容量的高速存貯部件,它們可用來暫存指令、數(shù)據(jù)和地址。在中央處理器的控制部件中,包含的寄存器有指令寄存器(IR)和程序計(jì)數(shù)器(PC)。在中央處理器的算術(shù)及邏輯部件中,寄存器有累加器(ACC)。
用“寄存器”造句
1、它把導(dǎo)致頁面失效的虛擬地址裝入寄存器中,再利用中斷句柄來通知操作系統(tǒng)。
2、基于代數(shù)演算法的圓弧插補(bǔ)器,只要改變相應(yīng)的幾個(gè)寄存器的予置常數(shù),就可直接插補(bǔ)非圓二次曲線。
3、因此,使用基指針尋址模式,我們可以指定寄存器X作為基指針,8作為偏移量。
4、序數(shù)型結(jié)果返回時(shí),如果可能,都在CPU寄存器中.
5、在通信協(xié)議中,主要實(shí)現(xiàn)了雙向數(shù)據(jù)緩沖器、數(shù)據(jù)移位寄存器、時(shí)鐘控制電路以及奇偶校驗(yàn)等功能。
6、程序存儲(chǔ)器的導(dǎo)址邏輯是由寄存器來實(shí)現(xiàn)的,這個(gè)寄存器叫程序計(jì)數(shù)器。
7、這個(gè)寄存器的默認(rèn)值是一個(gè)空字符串。
8、由于SPU有128個(gè)寄存器,所以它可以存儲(chǔ)大量臨時(shí)值和中間值,而無需像其他架構(gòu)一樣,必須加載和向內(nèi)存轉(zhuǎn)存。
9、該粗調(diào)環(huán)路由數(shù)字電路設(shè)計(jì)實(shí)現(xiàn),包含逐次逼近寄存器和新結(jié)構(gòu)的頻率比較單元兩個(gè)模塊。
10、某計(jì)算機(jī)內(nèi)存容量為512KB,那么它的內(nèi)存地址寄存器需要19位二進(jìn)制。
11、內(nèi)容包括AD7714的特點(diǎn)、內(nèi)部寄存器結(jié)構(gòu)和外部接口,并詳細(xì)闡述了AD7714與M68HC11系列單片機(jī)的接口技術(shù)。
12、整個(gè)解釋器的核心是一個(gè)虛擬的寄存器機(jī)器,及其支持的一套基本指令集。
13、通過配置機(jī)制來訪問該設(shè)備的配置空間的某個(gè)寄存器,配置機(jī)制是由PCI橋的兩個(gè)內(nèi)部寄存器實(shí)現(xiàn)的。
14、一般地,在寄存器控制每一二進(jìn)制位或二進(jìn)制位的集控制大量設(shè)備的一些行為。
15、從那里,您可以設(shè)置斷點(diǎn)、檢查寄存器、查看仿真器事件隊(duì)列等。
16、當(dāng)訪問內(nèi)存位置或寄存器時(shí),在地址總線上的真實(shí)的地址。
17、因此,在POWER5中引入了PUR寄存器,用于存儲(chǔ)各個(gè)虛擬處理器實(shí)際使用的周期。
18、包含下一條要指令地址的器中的寄存器。也叫程序計(jì)數(shù)器。
19、有關(guān)更多信息,請(qǐng)參見如何:顯示和隱藏寄存器組.
20、我的設(shè)計(jì)目標(biāo)就是最后的芯片數(shù)一定要盡量少,更準(zhǔn)確的說,是要讓最后的電路板盡量小,因此,這些小不點(diǎn)的串行移位寄存器中標(biāo)了.
21、內(nèi)存中的一塊留用存儲(chǔ)區(qū),當(dāng)程序中斷產(chǎn)生時(shí),CPU自動(dòng)在其中保存程序計(jì)數(shù)器和工作寄存器的內(nèi)容。
22、每來一個(gè)時(shí)鐘脈沖,N位加法器將頻率控制數(shù)據(jù)M與相位寄存器輸出的累加相位數(shù)據(jù)相加,并將結(jié)果送相位寄存器輸入端。
23、提出了一種鐘控密鑰流生成器模型,該模型由三個(gè)線性移位寄存器組成,且相互控制。
24、ICS1523是一種高性能可編程行同步信號(hào)發(fā)生器,它帶有一個(gè)I2C串行總線接口,可以方便地對(duì)內(nèi)部寄存器進(jìn)行配置,能產(chǎn)生用戶需要的同步信號(hào)。
25、它可與傳統(tǒng)的三值模和電路配合,即可實(shí)現(xiàn)三值線性反饋移位寄存器。
26、其次,探討了偽隨機(jī)理論及產(chǎn)生偽隨機(jī)序列的各種方法,包括線性同余生成法、混沌序列生成法、線性反饋移位寄存器生成法.
27、作為藍(lán)牙模塊和主機(jī)間的軟硬件接口HCI,可對(duì)控制基帶與鏈路控制器、鏈路管理器、狀態(tài)寄存器等硬件提供統(tǒng)一接口。
28、本設(shè)計(jì)采用模塊化設(shè)計(jì)的思想,將GPIB接口IP核分成三個(gè)模塊:GPIB接口功能模塊、內(nèi)部寄存器模塊和數(shù)據(jù)傳輸控制模塊。
29、本文介紹了一種使用非最長周期序列的非定長線性反饋移位寄存器作為數(shù)字系統(tǒng)內(nèi)部測(cè)試生成器的方案,并給出了設(shè)計(jì)這種測(cè)試生成器的設(shè)計(jì)過程和算法。
30、當(dāng)最后借位為1時(shí),將被減數(shù)重新存入被除數(shù)存貯寄存器.
31、這些多項(xiàng)式是從原始多項(xiàng)式導(dǎo)出的,該原始多項(xiàng)式定義了能夠生成偽隨機(jī)數(shù)的線性反饋移位寄存器的反饋函數(shù)。
32、此外,暫存器可以訪問的1個(gè)字節(jié)的上限和下限報(bào)警觸發(fā)寄存器。
33、該設(shè)計(jì)也可以用三態(tài)緩沖器代替寄存器。
34、本文給出了有限域上多項(xiàng)式的友矩陣的某些性質(zhì),及其在計(jì)算線性移位寄存器序列的周期和循環(huán)碼的最小長度的應(yīng)用。
35、CPU的基本部件由運(yùn)算器,控制器和寄存器三部分組成。
36、這樣,一個(gè)線程就是一個(gè)程序計(jì)數(shù)器、一個(gè)堆棧和一系列的寄存器。
37、另一個(gè)辦法是使用rm命令修改指令指針寄存器,然后只要輸入go。
38、單字或雙字大小的轉(zhuǎn)移并不需要這最后的一條指令,原因是它們的首選槽總是在寄存器的開始。
39、介紹了差分跳頻技術(shù)的特點(diǎn),構(gòu)造了一類基于回歸移位寄存器的頻率轉(zhuǎn)移函數(shù)。
40、裝載寄存器的邏輯同樣用于使能三態(tài)緩沖器。
41、用移位寄存器對(duì)單一序列易于控制,對(duì)其它的控制較為困難。
42、循環(huán)展開是一個(gè)可能導(dǎo)致JIT分配寄存器出現(xiàn)問題的轉(zhuǎn)換的例子。
43、通過對(duì)多種全加器和寄存器的實(shí)現(xiàn)方法進(jìn)行了比較研究,選擇了功耗最低的全加器和寄存器。
44、MOS動(dòng)態(tài)移位寄存器不是用觸發(fā)器組成,而是用反相器組成.
45、第一信號(hào)產(chǎn)生裝置可以包括移位寄存器。
46、雙極型移位寄存器可分為單向和雙向兩種。
47、你也能設(shè)置斷點(diǎn)并檢查特定內(nèi)存地址或寄存器的內(nèi)容。
48、物理地址大小可以與寄存器帶寬一樣大,也可以比它大或小。
49、BBD器件是一種MOS結(jié)構(gòu)的電荷模擬移位寄存器,它可以完成對(duì)模擬信號(hào)的精確延遲。
50、第五章設(shè)計(jì)了全P溝道TFT構(gòu)成的屏上驅(qū)動(dòng)電路,包括反相器、移位寄存器、傳輸門的設(shè)計(jì),并用仿真軟件進(jìn)行了仿真驗(yàn)證。